Deine Aufgaben:
Mitarbeit an der Definition und Weiterentwicklung unserer RF System-on-Chip-Architektur
Verantwortung für das RTL-Design digitaler Blöcke und deren Integration auf Systemebene
Enge Zusammenarbeit mit dem Analog-/RF-Team zur Realisierung hochintegrierter RF ASICs
Entwicklung und Durchführung der funktionalen Verifikation auf Block- und Chipebene
Unterstützung bei Qualifikation, Test und Ramp-up unserer Chips
Dokumentation der Entwicklungsprozesse und -ergebnisse
Zusammenarbeit in einem internationalen Team – daher sind gute Englischkenntnisse erforderlich
Dein Profil:
Abgeschlossenes Studium der Elektrotechnik, Mikroelektronik oder einer vergleichbaren Fachrichtung
Fundierte Kenntnisse im ASIC Digital Design, insbesondere in der SoC-Integration
Gute Kenntnisse in SystemVerilog, Verilog oder VHDL
Erfahrung in der Entwicklung und Anwendung moderner Verifikationsmethoden (z. B. UVM)
Idealerweise Erfahrung in der Zusammenarbeit mit Mixed-Signal-Designteams
Kenntnisse in Synthese und Timing-Analyse von Vorteil
Wir bieten: